您的当前位置:首页正文

实验一组合逻辑电路设计(含门电路功能测试)

来源:个人技术集锦
实验一组合逻辑电路设计(含门电路功能测试)

一、实验目的

1.掌握常用门电路的逻辑功能

2.掌握小规模集成电路设计组合逻辑电路的方法3.掌握组合逻辑电路的功能测试方法二、实验设备与器材数字电路试验箱74LS20 74LS00 74LS10

双踪示波器

稳压电源

数字多用表

二4输入与非门四2输入与非门三3输入与非门

三、实验原理

TTL集成逻辑电路种类繁多,进行。

使用时应对选用的器件做简单逻辑功能检查,

保证实验的顺利

测试门电路逻辑功能有静态测试和动态测试两种方法。高(H)、低电平,用示波器、万用表、或发光二极管(

静态测试时,门电路输入端加固定的LED)测出门电路的输出响应。动

态测试时,门电路的输入端加脉冲信号,用示波器观测输入波形与输出波形的同步关系。

下面以74LS00为例,简述集成逻辑门功能测试的方法。74LS00为四输入2与非门,电路

14条外

图如3-1所示。74LS00是将四个二输入与非门封装在一个集成电路芯片中,共有引线。使用时必须保证在第

14脚上加+5V电压,第7脚与底线接好。

整个测试过程包括静态、动态和主要参数测试三部分。

表3-1 74LS00与非门真值表

A

B

C

0 0 1

0 1 1

1 0 1

1 1 0

1.门电路的静态逻辑功能测试

静态逻辑功能测试用来检查门电路的真值表,确认门电路的逻辑功能正确与否。

实验时,将74LS00中的一个与非门的输入端A、B分别作为输入逻辑变量,加高、低电平,观测输出电平是否符合74LS00的真值表(表

3-1)描述功能。

测试电路如图3-2所示。试验中A、B输入高、低电平,由数字电路实验箱中逻辑电平产生电路产生,输入

F可直接插至逻辑电平只是电路的某一路进行显示。

欢迎下载可

2

仿真示意

2.门电路的动态逻辑功能测试

动态测试用于数字系统运行中逻辑功能的检查,测试时,电路输入串行数字信号,用示波器

比较输入与输出信号波形,以此来确定电路的功能。实验时,与非门输入端1kHz 的脉冲信号能要求。测试图如动态测试-1态

Vi,如图3-3所示,另一端加上开关信号,观测3-4所示。

A加一频率为

F输出波形是否符合功

欢迎下载3

动态测试-0态

欢迎下载4

因篇幅问题不能全部显示,请点此查看更多更全内容