您的当前位置:首页正文

基于TMS320F28335最小系统设计

来源:个人技术集锦


基于TMS320F28335 最小系统设计

学院:自动化学院 课程:DSP实用技术 学生:0312302** ***

0312302** *** 日期:2015-10-25

一、概述

DSP最小系统是指尽量少的外围电路构成的可以使DSP正常工作、实现基本功能的最简单的系统。DSP最小系统一般包括:DSP芯片、电源电路、复位电路、时钟电路和JTAG接口。此外,也可以为其扩展各种类型的存储器。

如附录所示,我们将最小系统分为了四个部分。第一部分为电源及复位电路,第二部分为时钟电路,第三部分为JTAG仿真电路,第四部分为I/O接口扩展电路。

二、电源及复位电路

1. 电源电路

DSP芯片的176个引脚中,共有26组(52个引脚)电源,其中VDD-VSS(CPU和逻辑数字电源)有13对,VDDIO-VSS(数字I/O电源)有8对,此外,有一对3.3V闪存内核电源VDD3VFL-VSS,一对ADC模拟I/O电源VDDAIO-VSSAIO,3对ADC模拟电源(分别是VDDA2-VSSA2、VDD1A18-VSS1AGND、VDD2A18-VSS2AGND)。构成最小系统,需要对所提到的前三种电源供电。

由于DSP芯片引脚高达167个,如图所示,故不方便将所有电路画于其四周,我们将芯片的电源独立出来,集中画在附录第一部分中。

图1 TMS320F28335的176引脚LQFP封装顶视图

这里提供电源的芯片为TPS767D301芯片,是IT公司针对双电源供电的DSP应用系统设计推出的双路低压降电源调节器,最大输出电流为1A,具有超低静态电流(典型值85μA)和两个具有过热保护功能的漏极开路复位输出。其输出电压VO=(1+R5/R6) ×VREF,其中VREF的典型值为1.1834V。R6的推荐值为30.1kΩ,R5可根据输出电压选择:R5=(VO/VREF-1)×R6。图中选择R5=18.2kΩ,故输出1.9V的电压。

图2 TPS767D301同时输出3.3V和1.9V两路电压原理图

2. 复位电路

复位电路的作用是在上电或程序运行出错时复位DSP。F28335要求复位信号在输入时钟稳定(上电后1~10ms)后至少再保持8个外部时钟(OSCCLK)周期的低电平;且为可靠起见,电源稳定(VDD达到1.5V)后,尚需至少保持1ms才能撤消。若外部时钟频率为30MHz,则复位时低电平保持时间需满足t>8×1/(30×106) ×103+10+1≈12ms。

TI公司的TPS3305是一种双监控电路,自带具有温度补偿的电压基准,可监控2.7V~6V的电源电压,具有上电200ms延时和看门狗功能。TPS3305-18组成的复位电路如图3所示。

图3 TPS3305-18组成的复位电路

三、时钟电路

振荡器模块用于产生外部时钟OSCCLK,可在引脚X1和X2之间外接晶体,使用片内振荡器产生外部时钟,如图4所示,其中晶体的典型值可取30MHz,两引脚的接地电容大小可取24pF。

图4 使用片内振荡器时钟电路

四、JTAG接口电路

标准的JTAG接口为4线:TMS、TCK、TDI、TDO。其中TMS为测试模式选择,用于为JTAG口设置特定的测试模式;TCK为测试时钟输入;TDI为测试数据输入,数据通过TDI输入JTAG口;TDO为测试数据输出,数据通过TDO从JTAG输出。JTAG接口主要有14针和20针两种,我们采用14针接口,其中EMU0和EMU1为2个仿真引脚。接口电路如图所示。

图5 JTAG接口电路图

五、外部扩展电路

当DSP芯片需要外扩芯片时,可分别用其XD0~XD31作为数据总线以及XA0~XA19作为其地址总线,外扩时也还将用到芯片中的读/写信号及使能信号等。接线图参照附录。

1DVDD 1.9V2DVDD 3.3VU31234U21234567891011121314NCNC1GND1EN1IN1INNCNC2GND2EN2IN2INENEN1RESETNCNC2RESET1OUT1OUT1FB/NCNCNCNC2OUT2OUTNCNC28272622242325212019181716158765U14152329611011091171261391461541679719310712114315917084VDDVDDVDDVDDVDDVDDVDDVDDVDDVDDVDDVDDVDD34AXRSGNDTPS3305-18RST80第一部分电源、复位电路SENSE 1SENSE 2WDIVDDMRRSTSm3U1XCLKINXCLKOUTX1X21051381041021233KA至外部时钟+5VC547μFR71KBD1C70.1μFC60.1μFDVDD 1.9VR518.2K,1%R630.1K,1%C1022μFC110.1μFC8C922μF0.1μFDVDD 3.3VC1222μFC130.1μFTPS767D301VDDIOVDDIOVDDIOVDDIOVDDIOVDDIOVDDIOVDDIOVDD3VFLVSSVSSVSSVSSVSSVSSVSSVSSVSSVSSVSSVSSVSSVSSVSSVSSVSSVSSVSSVSSVSSVSS3814223060708392103106108118120125140144147155160166171TMS320F28335(CLK)24pF24pF第二部分时钟电路BU1A[0:19]15115215315615715816116216316416516816917217317417517612XA0/XWE1XA1XA2XA3XA4XA5XA6XA7XA8XA9XA10XA11XA12XA13XA14XA15XA16XA17XA18XA19XD0XD1XD2XD3XD4XD5…XD27XD28XD29XD30XD31XZCS0XZCS6XZCS7XHOLDXHOLDAXWE0XRDXR/WXREADY13613513413313213192919089881451411502526137149148142C……D[0:31]TMS320F28335_powerTMSCTDI4.7K4.7KU213579TMSTDIVCCTDOTCKTCKTRSTGNDNCGNDGNDGND2487679812128514EMU 1862.2K7677TRSTU178TRSTTCKTMSTDITDOEMU0EMU1TMS320F28335(JTAG)3.3VTDOTCKEMU 04.7K4.7K1113TMS320F28335(I/0)EMU0EMU1JTAG接口第四部分外设拓展电路TitleSizeA4Date:File:2015/10/28C:\\Users\\..\\Sheet1.SchDocSheet ofDrawn By:4李验铭陈立韬D第三部分 JTAG仿真电路123基于TMS320F28335最小系统设计NumberRevisionD

因篇幅问题不能全部显示,请点此查看更多更全内容