您的当前位置:首页正文

数电实验七

2022-10-23 来源:个人技术集锦
 实验七 触发器

专业:通信国防 学号:20101060153 姓名:李晓平 一、实验目的

⑴ 学习触发器逻辑功能的测试方法

⑵ 进一步熟悉RS触发器、集成D触发器和JK触发器的逻辑功能及其触发方式

二、实验器材

⑴ 直流稳压电源、数字逻辑实验箱 ⑵ 74LS00、74LS74、74LS76

三、实验内容和步骤 1.基本RS触发器

基本RS触发器用与非门74LS00构成,按图7-1接好线。在输入端加上不同的信号,通过发光二极管观察电路输出端的状态。把结果填入自制的表中。

图7-1 基本RS触发器 图7-2 D触发器的预置和清零功能

R S Q

0 0 1

0 1 0

1 0 1

1 1 1 2.D触发器

用带预置和清除的双D型触发器74LS74来测试上升沿触发集成D型触发器的逻辑功能。

先按图7-2接线,在时钟脉冲的不同电平状态,改变预置端PRE和清除端CLR的信号,通过发光二极管观察触发器的输出状态。把结果填入自制的表中。然后,按图7-3接线,测试D触发器的逻辑功能。

在D触发器的逻辑功能测试中,先将数据输入端D分别置入“0”或“1”,再用清零端CLR和预置端PRE分别将触发器的输出端清除为“0”或置位为“1”,最后再用单脉冲按钮向触发器的时钟输入端CLK发出脉冲的上升边沿和下降边沿,同时观察电路输出端Q的输出状态,把结果填入表7-1中。

注意:清零和置位之后,清除端CLK和预置端PRE必须置成“1”状态。

图7-3 D触发器逻辑功能测试 7-4 JK触发器清除和预置功能的测试

表7-1 D CLK Qn+1 Qn+1 D CLK Qn=0 Qn=0 Qn=1 0 0 0 0 0 0 0 1 0 0 0 1 0 0 1 1 1 1 1 1 1 1

Qn=1 1 0 0 1 3.JK触发器

用带预置和清除的双JK触发器74LS76来测试下降沿触发集成JK触发器的逻辑功能。先按图7-4接线,改变预置端PRE和清除端CLR的信号,通过发光二极管观察触发器Q输出端的输出状态。把结果填入自制的表中。然后,按图7-5接线,测试JK触发器的逻辑功能。

图7-5 JK触发器逻辑功能测试

表7-2 J 0 0 1 1 K 0 1 0 1 CLK Qn+1 Qn=0 0 0 0 0 0 1 0 1 Qn=1 1 1 1 0 1 1 1 0 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 J K CLK Qn+1 Qn=0 0 0 0 0 1 1 0 0 Qn=1 1 1 0 0 1 1 0 0

在JK触发器的逻辑功能测试中,先将数输入端J、K分别置入00、01、10或11,再用清除端CLR和预置端PRE分别将触发器的输出端清除为“0”或置位为“1”,最后再用单脉

冲按钮向触发器的时钟输入端CLK发出脉冲的上升边沿和下降边沿,同时观察电路输出端Q的输出状态,把结果填入表7-2中。

注意:清零和置位之后,清除端CLK和预置端PRE必须置成“1”状态。

四、软件仿真

1.基本RS触发器

L1VCCRSU11A1B1Y2A2B2YGNDVCC4A4B4Y3A3B3Y

R 0 0 1 S 0 1 0 1 Q 1 0 1 1 74LS00DL01

D GND2.D触发器

CLK 0 1 0 1 Qn+1 Qn=0 0 0 1 1 L0K0K2K3K1U1~1CLR1D1CLK~1PR1Q~1QGNDVCC~2CLR2D2CLK~2PR2Q~2QQn=1 1 0 0 1 0 0 0 1

表7-1

U1K0K2K3K1单脉冲~1CLR1D1CLK~1PR1Q~1QGNDVCC~2CLR2D2CLK~2PR2Q~2QD 0 1 CLK Qn+1 Qn=0 0 0 1 1 Qn=1 0 0 1 1 L03.JK触发器

J K3K4L0K1K0K21CLK~1PR~1CLR1JVCC2CLK~2PR~2CLR1K1Q~1QGND2K2Q~2Q2JK 0 0 1 1 0 0 1 CLK 0 1 0 1 0 1 0 Qn+1 Qn=0 Qn=1 1 1 0 0 1 1 0 0 0 0 0 1 1 0 0 0 0 0 1 1 1

1 1 1 0 Qn+1 Qn=0 0 0 0 0 0 1 0 1 0 J 单脉冲K4L0K1K0K21CLK~1PR~1CLR1JVCC2CLK~2PR~2CLR1K1Q~1QGND2K2Q~2Q2JK 0 1 0 1 CLK K3Qn=1 1 1 1 0 1 1 1 0 0 0 1 1 五、思考题

⑴ RS触发器“不定”状态的含义是什么?

答:RS触发器“不定”状态的是指没有时钟信号输入的时候,该状态不能确定是“0”还是“1”

⑵ 指出图7-7的电路是什么功能,并画出时序图。

思考题

答:逻辑功能分析:CP=0时,Q1保持,Q2=D2;CP=1时,Q2保持,Q1=D1; D1=D2=Y;YQ1Q2; 时序图:

六、实验小结

通过这次实验,我加深了对基本RS触发器、D触发器、JK触发器的逻辑功能的理解和认识,学会了预置端和清除端的使用方法,学会了基本RS触发器、D触发器、JK触发器的逻辑功能的测试方法,明白了基本RS触发器、D触发器、JK触发器的用途,是自己在理论学习的基础上有了进一步的提高。

因篇幅问题不能全部显示,请点此查看更多更全内容